FPGA 数字频率合成
文件大小: 418k
源码售价: 10 个金币 积分规则     积分充值
资源说明:基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA 公司的 Cyclone 系列 FPGA 为数字平台,将微处理器、总线、数字频率合成器、 存储器和 I/O 接口等硬件设备集中在一片 FPGA 上,利用直接数字频率合成 (DDFS)技术、数字调制技术实现所要求波形的产生,用 FPGA 中的 ROM 储 存 DDS 所需的波形表,充分利用片上资源,提高了系统的精确度、稳定性和抗 干扰性。
本源码包内暂不包含可直接显示的源代码文件,请下载源码包。