Go To English Version 超过100万源码资源,1000万源码文件免费下载
  • 嵌入式系统/ARM技术中的简述现场可编程门阵列的供电原理及应用 FPGA概述   目前以硬件描述语言(VerilogVHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑 ... 更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如触发器(Flip ... 记忆块。   系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者
  • 电源技术中的分析多电源电路的可靠性设计 ... ,对于这些电路,在电压变化的过程中,可能会引发电路无效复位或上电失败的故障。对此,本文提出了一种实用的解决方案。   图1: FPGA的上电加载机制。   目前以硬件描述语言(VerilogVHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门电路(比如AND、OR、XOR、NOT)或者更 ...
  • 浅谈卫星定位接收机载波跟踪的设计与实现 ... 定位系统中卫星定位接收机基带处理部分的关键技术之一。随着FPGA器件规模的扩大、处理速度的提高、成本的降低目前以硬件描述语言(VerilogVHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑 ... 更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如触发器( ... )或者其他更加完整的记忆块。系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑
  • 医用呼吸机主控系统设计与应用 目前以硬件描述语言(VerilogVHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑元件可以被用来 ... XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如触发器(Flip-flop)或者其他更加完整的记忆块。   以Altera公司FPGA芯片为平台,利用SoPC技术和Nios II处理器设计并实现了医用呼吸机的主控 ...
  • 一种电子密码锁的设计 ... 因素。基于此,本文设计了一种新型电子密码锁,采用FPGA芯片,目前以硬件描述语言(VerilogVHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这
  • 基于DSP Builder的带宽自适应全数字锁相环的设计与实现 在设计方法上多采用VHDL语言或者Verilog HDL语言编程完成系统设计,并利用EDA软件对系统进行时序仿真,以验证设计的正确性。该种设计方法就要求设计者对FPGA硬件有一定的了解,并且具有扎实的硬件描述语言编程基础。
  • EDA/PLD中的用现场可编程门阵列实现的频率计 1 引言   数字频率计是通信设备、音、视频等科研生产领域不可缺少的测量仪器。采用Verilog HDL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分外,其余全部在一片FPGA芯片上实现。整个系统非常精简,且具有灵活的现场可更改性。   相比传统的电路系统设计方法,EDA技术采用VHDL语言描述电路系统,包括电路的结构、行为方式、逻辑功能及接口。Verilog HDL具有多层次描述系统硬件功能的能力,支持自顶向下的设计特点。设计者可不必了解硬件结构 ...
  • modelsim 免费安装包 文件 modelsim10.1a 安装包 Modelsim工具主要用于Verilog编程和仿真,Verilog 在集成电路中主要是用于写CPLD逻辑和FPGA逻辑。modelsim是个仿真工具,做前端设计的写VerilogVHDL代码,然后能仿真运行!
  • 通信与网络中的XILINX建立授权培训伙伴网络加快在亚太区PLD市场的增长 ... 建立起授权培训伙伴 (ATP) 网络,向整个地区的电子设计工程师提供世界级 FPGA 设计课程。在过去一年里,已有8家 ATP 在10个国家开设了 22个培训点,提供包括 Virtex-4 和 Spartan-3 90nm FPGA 系列在内的赛灵思最新可编程芯片解决方案方面的培训, ... 多名工程师或每年* 50000 多名工程师。目前每家 ATP 提供 19 种国际标准设计课程,涵盖 FPGA、CPLD、VHDL/Verilog 语言、DSP、嵌入式处理、串行连接性和 PCI 解决方案。选择与这些 ATP合作 ...
  • 用现场可编程门阵列实现的频率计 1 引言   数字频率计是通信设备、音、视频等科研生产领域不可缺少的测量仪器。采用Verilog HDL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分外,其余全部在一片FPGA芯片上实现。整个系统非常精简,且具有灵活的现场可更改性。   相比传统的电路系统设计方法,EDA技术采用VHDL语言描述电路系统,包括电路的结构、行为方式、逻辑功能及接口。Verilog HDL具有多层次描述系统硬件功能的能力,支持自顶向下的设计特点。设计者可不必了解硬件结构 ...