Go To English Version 超过100万源码资源,1000万源码文件免费下载
  • 74serie-code.rar 74系列的源代码 里面还包含了testbench和详细的代码说明
  • 3.VGA.rar FPGA驱动VGA接口显示彩虹条的实验,代码VHDLVerilog HDL的都有
  • 01.BTN_LED_Nexys3.rar 内容是关于FPGAverilogVHDL的程序,都是基于硬件项目的小程序
  • 123.zip 基于FPGA的简单计算器系统的设计,使用了vhdlverilog语言,附有文档介绍
  • FPGA仿真软件Modelsim 6.5版本破解程序

    Modelsim是最顶尖的FPGA仿真软件软件,兼容VHDLVerilog等,这是破解程序,官方安装程序请在www.model.com下载,具体方法见以下链接: http://blog.ednchina.com/lengqiang/774764/message.aspx

  • 深入了解LabVIEW FPGA

    NI 通过LabVIEW FPGA 模块和可重复配置I/O(RIO)硬件设备,为测量和控制系统中整合FPGA 技术的 灵活性提供了直观且现成可用的解决方案。您可以使用LabVIEW图形化编程定义FPGA 芯片上的逻辑 功能,您不需要任何的有关底层硬件描述语言(HDLs)的知识,如VHDL 或是Verilog,也不需要了解板 卡级硬件设计,就可以将FPGA 芯片嵌入到NI 可重复配置I/O 系

  • 夏宇闻-Verilog经典教程

    讲解verilog程序设计的方法。FPGA普通采用VHDLverilog来设计。

  • 华为verilog教程

    当前业界的硬件描述语言中主要有VHDLVerilog HDL。公司根据本身ASIC设计现有的特 点、现状,主推Verilog HDL 语言,逐渐淡化VHDL语言,从而统一公司的ASIC/FPGA设计平台, 简化流程。 为使新员工在上岗培训中能迅速掌握ASIC/FPGA 设计的基本技能,中研基础部ASIC设计中心 开发了一系列的培训教材。该套HDL语言培训系列包括如下教程: 《Verilo

  • LabVIEW 与FPGA

    NI通过LabVIEW FPGA模块和可重复配置 I/O(RIO)硬件设备,为测量和控制系统中整合FPGA技术的 灵活性提供了直观且现成可用的解决方案。您可以使用 LabVIEW图形化编程定义FPGA芯片上的逻辑 功能,您不需要任何的有关底层硬件描述语言(HDLs)的知识,如 VHDL或是 Verilog,也不需要了解板 卡级硬件设计,就可以将 FPGA芯片嵌入到NI 可重复配置 I/O系列

  • VHDL & Verilog HDL 简明教程

    我们了解一下什么是硬件描述语言以及数字系统设计中的一些基本概念。在 设计中,FPGA、CPLD 等可编程器件得到了越来越多的应用,其一是因为这些器件可以在其 中实现许多分立元器件实现的功能,这样就缩小了电路板的面积;其二,这些器件的可编程 使得设计可以随时变更,而不需要重新布线制板。当我们的设计验证通过之后,如果需要大 批量生产时候,我们可以把可编程器件中的设计交给半导体厂商进行流片,这样可