Go To English Version 超过100万源码资源,1000万源码文件免费下载
  • PLL陷波滤波器用于阻拦不需要的频率 经常有要阻挡某些频率信号的情况,其中常见的是50Hz或60Hz的电力线工频。图1中的PLL陷波滤波器可以用于阻拦不需要的频率。IC1 LM567C是一只音调解码器。C1、R1A和R1B等 ...
  • 基于DDS+PLL高性能频率合成器的设计与实现 摘要:结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113 ...
  • PLL在有线无线通信系统中的应用三部曲(二) 在第二部分中,我们将侧重于详细考察与 PLL 相关的两个关 键技术规格:相位噪声和 ...
  • 利用PLL清除无线链路中的时钟信号 ... 流中。即使发送和接收时钟都是完美的并且也完美同步(从未出现过这种情况),该通道将具有噪声,衰减,变化的SNR,失真以及许多其他腐蚀因素。 除了在无线信道中使用外,PLL在有线和光纤链路中起着类似的作用。在后两种情况下,与无线相比,接收信号通常较少损坏且更稳定,因此稍微简化了任务,但数据速率通常要高得多(某些
  • ADI针对下一代射频、微波和毫米波应用推出PLL/VCO解决方案 中国,北京—Analog Devices, Inc. (ADI)近日宣布推出一款先进的频率合成器ADF4371,采用了锁相环(PLL)、完全集成式压控振荡器(VCO)并集成低压差调节器(LDO)和跟踪滤波器技术。全新ADF4371支持各种射频/微波系统设计,能够满足航空航天、测试/测量、通信基础设施 ... 在射频和微波频率合成器领域25年的知识进行设计,是当今市场上性能的频率合成器,提供62MHz至32GHz宽的连续射频输出范围。此器件结合超低PLL FOM(-234dBc/Hz)、超低杂散(-100dBc典型值
  • 一种PLL和TDA7010T的无线收发系统设计与应用 ... 电路将来自话筒模拟信号或控制电路的数字信号经锁相环(PLL)调制电路调制后,由天线发射出去;接收电路接收并解调
  • 基于FPGA的PLL频率合成器设计 摘 要:应用FPGA,采用PLL频率合成技术,结合教学实验平台 ...
  • 什么叫锁相环(PLL)?锁相环的基本原理 锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。   一个典型的锁相环(PLL)系统,是由鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF)三个基本电路组成,如图1, 图1   一、鉴相器(PD)   构成鉴相器 ...
  • PLL回路滤波器设计的调整指南 假设您已经通过迭代信息传递相位边限和回路带宽在锁相环(PLL)上花费了一些时间。但遗憾地是,还是无法在相位噪声、杂 ...
  • 可再配置PLL的配置 引言   在开始查找PLL的配置之前,需要考虑的是如何才能为PLL找到配置。具体而言,我们应找到PLL针对给定参考振荡器和所需输出频率所使用的所有可行配置。只有在确保获得能够满足需要的全部可行配置列表之后,我们才能确定哪一种树的。实际上,明确PLL配置的大部分工作都涉及如何找到满足我们需求的全部可行配置列表。有鉴于此,本文 ... 首先集中讨论所有可行的配置,然后再找出的选择方案。   整数除PLL频率合成概述   从基本的角度而言,任何频率合成器都旨在根据给定的参考 ...