Go To English Version 超过100万源码资源,1000万源码文件免费下载
  • 基于PLL技术和MSP430单片机的正弦信号发生器 在现代无线通信技术中,高频率正弦信号起着十分重要的作用,因而高质量的正弦信号的需求也日益变高。为了满足需求,制作出能产生高稳定度和高准确度的正弦信号发生器也越发迫切。在总结经验的基础上,设计出一种新型正弦信号发生器。该信号发生器以PLL技术为基础,产生稳定的高频正弦信号,以MSP430F149单片机作为控制中心,应用按键和显示电路,实现输出频率的递进与显示。经过测试,系统方便实用,能输出频率为20 MHz~100 MHz的正弦信号,同时输出误差控制在允许范围内,能满足实际需求,并能投入到实际生产应用中 ...
  • PLL频率合成器可带高电压电荷泵 锁相环(PLL)频率合成器中的电荷泵电压用于控制VCO的振荡频率。大多数PLL的电荷泵电压一般为5V或6V,因而电荷泵电压可控的VCO频率调谐范围和调谐精度都是有限的。ADI公司推出带高电压电荷泵的PLL频率合成器ADF4113HV。
  • 基于DDS+PLL的LFM探地雷达信号产生器设计与实现 介绍了一种宽带线性调频(LFM)雷达信号产生的方法与实现,结合直接数字合成(DDS)+锁相环(PLL)的方式,采用DDS芯片AD9852和集成锁相芯片ADF4360-7完成了设计所需求的宽带线性调频信号。详细说明了该方案设计的构架、各单元电路的设计与实现以及各芯片参数的设定情况。实测结果表明,该频率合成器输出功率>-4 dBm, 环路锁定时间为 14 μs,输出信号相位噪声优于-90 dBc/Hz@1 kHz,输出信号达到了所需指标要求。
  • 基于DDS+PLL的X—Band信号源设计 将DDS和PLL技术结合起来,采用DDS直接激励PLL的混合频率合成方案完成了X波段微波变频信号源的设计,一定程度上解决了频率分辨率、频率转换速度和相位噪声的问题,并完成了实机研制、系
  • 模拟技术中的怎样为定时应用选择合适的采用PLL的振荡器 ... 密集型应用(例如FPGA和以太网PHY时钟)来说,评估和选择合适的基于PLL的振荡器以最小化相位噪声和抖动峰值是必要的。       十几年前,频率控制行业推出了基于锁相环(PLL)的振荡器,这是一项开拓性创新技术,采用了传统晶体振荡器(XO)所没有的多项特性。凭借内部时钟合成器IC技术,基于PLL的XO可编程来支持更宽广的频率范围。这一突破消除了为 ... 和加工石英所需的材料加工工艺步骤。这一创新也使得对基于PLL的XO进行频率编程成为可能并且实现极短交货周期。       鉴于传统振荡器 ...
  • Linear推出集成型VCO的高性能分数N PLL LTC6948 导读:凌力尔特公司 (Linear Technology Corporation) 推出一款具6GHz+集成型VCO的高性能分数N PLL LTC6948.   LTC6948通过集成一个拥有具竞争力之相位噪声性能的VCO及所有的PLL组件 (包括一个基准分频器、相位-频率检测器、超低噪声充电泵、分数分频器、 ...
  • 凌力尔特推出集成型VCO的高性能分数N PLL LTC6948 ... Linear Technology Corporation) 推出一款具 6GHz+ 集成型 VCO 的高性能分数 N PLL LTC6948。 在 LTC6948 的核心是一个高级四阶 ΔΣ 调制器, ... 限度地抑制噪声成分,并且不会产生市面上大多数分数 N PLL 中常见的分数化杂散。这造就了一款具备分数 ... 频率捷变到相位噪声的整体改善) 但却没有采用分数 N  PLL 之传统缺陷的器件。换句话说,LTC6948 是一款拥有整数 N 杂散性能的分数 N PLL。这些优势再加上业界领先的 1/f 噪声性能和带内 ...
  • ADI发布三款全新的锁相环(PLL)器件 导读:Analog Devices, Inc. 近日发布三款全新的锁相环(PLL)器件ADF5355/ADF4355-2/ADF4155.   其中一款具有业界最宽的 ... (VCO)相位噪声,且在单个器件中实现这些性能。ADF5355 PLL具有同类最宽的55 MHz至14 GHz频谱范围;而ADF4355-2 PLL的频谱范围为55 MHz至4.4 GHz.这些器件可供需要单片高性能宽带频率合成器的RF和微波通信系统设计人员使用。这两款PLL均集成超低相位噪声VCO,6 GHz下的1 MHz失调为-133 ...
  • 基于PLL技术的电源管理设计 锁相环(PLL)是现代通信系统的基本构建模块PLLs通常用在无线电接收机或发射机中,主要提供"本振"(LO)功能;也可用于时钟信号分配和降噪,而且越来越多地用作高采样速率模数或数模转换的时钟源。由于每一代PLL的噪声性能都在改善,因此电源噪声的影响变得越来越明显,某些情况下甚至可限制噪声性能。
  • PLL的电源管理设计 锁相环(PLL)是现代通信系统的基本构建模块PLLs通常用在无线电接收机或发射机中,主要提供"本振"(LO)功能;也可用于时钟信号分配和降噪,而且越来越多地用作高采样速率模数或数模转换的时钟源。由于每一代PLL的噪声性能都在改善,因此电源噪声的影响变得越来越明显,某些情况下甚至可限制噪声性能。本文讨论图1所示的基本PLL方案,并考察每个构建模块的电源管理要求。